资讯
HOME
资讯
正文内容
nand 工艺 96层 3D NAND,可以怎么玩?
发布时间 : 2024-10-18
作者 : 小编
访问数量 : 23
扫码分享至微信

3D NAND,可以怎么玩?

相信我们都有所体会,当我们在购买苹果手机时,不同的内存大小价格也差距很大,这个内存指得就是闪存(Flash),苹果是第一家利用闪存来存储数据的公司。闪存又包括NOR Flash和NAND Flash二种,不过NOR Flash的容量较小一般为1Mb-2Gb,而NAND Flash能提供极高的单元密度,可达到高存储密度,适用于大量数据的存储,因此也是主流的闪存技术。从2018年开始,全球大多数的智能手机都已开始使用3D NAND存储芯片,不仅是智能手机,3D NAND芯片在数据中心、云、服务器、SSD、PC等领域也非常受欢迎。

在3D NAND技术推出之前,NAND闪存均为2D平面形式。2D NAND架构的原理就像是在一个有限的平面上盖平房,平房的数量越多,容量也就越大。过往存储芯片厂商将平面NAND中的单元尺寸从120nm扩展到1xnm 节点,实现了100倍的容量。不过随着单元尺寸达到14纳米的物理极限,2D结构在扩展存储容量方面有着很大的局限性(当工艺尺寸达到一定阶段之后,闪存就很容易因为电子流失而丢失其中保存的数据)。

随着2D NAND的微缩达到极限,2007年东芝(现在的铠侠)提出了3D NAND结构的技术理念,3D NAND是行业的一个创新性方向。与减少每个节点单元尺寸的平面NAND不同,3D NAND使用更宽松的工艺,大约介于30 纳米到 50 纳米之间,它通过增加垂直层数来获得更大的存储容量。因此,我们也可以看到,目前主流的存储芯片制造商均在竞相通过增加3D NAND垂直门数,以此来提高存储密度。他们已经规划了下一代3D NAND产品,包括232层/238层,甚至更大到4xx层甚至8xx层。虽说都在盖楼,但是各家盖楼所采用的架构却有所不同。

3D闪存的概念图(图源:铠侠)

架构一:V-NAND,代表厂商:三星

2013年,三星率先推出了V-NAND闪存,其中的V代表Vertical,垂直的意思,这是一种通过垂直堆叠3D空间中的穿孔连接其单元层的解决方案。三星是世界上第一家开发和商业化3D内存解决方案的公司,也为存储器行业创造了全新的范例。

2013年,三星所开发的第一个 V-NAND闪存仅有24层,目前三星的V-NAND已经发展到第八代,它共有200多层。2022年11月7日,三星宣布已开始量产具有200层以上的第八代1 TB的3D NAND (V-NAND),并计划根据消费者需求将其推向市场。 而且三星的目标是到2030年实现1000层。V-NAND闪存不断发展,每一代新的V-NAND都带来了显着的性能提升,以及更低的功耗。

三星86 Gbit 32层第二代V-NAND的横截面

在此,值得一提的是,在V-NAND 128层以前,三星的V-NAND采用的是单层蚀刻技术,它通过圆柱形通道连接电池,能够一次堆叠超过100层,并通过10亿多个孔互连。除了其创新的结构,V-NAND还采用了电荷陷阱闪存 (CTF) 技术来消除单元间干扰。通过在电池中引入非导电的氮化硅层,CTF技术使V-NAND技术免受电荷泄漏和数据损坏的影响。凭借着这一超高纵横比 (UHAR) 孔蚀刻支持的单层技术,三星一直主导着128层的3D NAND。

但是单次刻蚀最多也就到128层,因此,在 128 层设备之外,许多竞争对手采用的都是双层方法,例如美光将两个88层的结构相互堆叠,从而形成一个176层的器件;英特尔的144L 3D QLC设计已经转向了3层堆栈:48 + 48 + 48层,这种方法更容易实施。层数越少,执行HAR蚀刻步骤就越容易。

到了第七代512Gb 176层的TLC芯片,三星开始采用COP(Cell-on-Periphery)结构,后续1Tb 238L TLC产品将是第二代COP TCAT V8 V-NAND。COP结构的存储单元阵列区域位于外围设备上方,但COP结构还是有部分外围设备仍位于单元外部,这意味着必须减少单元阵列以及单元阵列下方和旁边的外围区域,来减小芯片尺寸。

各家存储厂商3D NAND不同架构的比较

(图源:techinsights)

架构二:CuA,代表厂商:美光/英特尔

美光从第一代32层3D NAND就开始采用这种在芯片的外围逻辑上构建其3D NAND阵列的方法,美光将之称为是CuA(CMOS-under-array)。该架构为容量增长、密度、性能和成本改进提供了一种扩展方法。将NAND的位单元阵列堆叠成更多层,每平方毫米硅片提供更多bit,从而实现更高的密度和更低的每bit成本。

2022年7月下旬,美光宣布了其232层3D NAND,据美光称,此232层的3D NAND实现每平方毫米最高的TLC密度(14.6 Gb/mm2)。面密度比同类TLC产品高35%到100%。据美光的信息,该3D NAND设备分成六个平面(当今市场上的许多NAND设备只有两个平面,也有的前沿设计采用四个平面分区来通道命令和数据流),以实现更高的并行度,从而提高性能。在每个芯片的基础上,增加的并行性通过支持可以同时向 NAND 设备发出更多的读写命令,提高了顺序和随机访问的读写性能。就像高速公路一样,车道越多,拥堵越少,通过给定区域的交通流量就越大。目前美光的232 层 NAND已出货。

232层,2 stack CuA NAND

(图源:美光)

英特尔和美光此前研发了FG CuA 3D NAND,在此科普一下,NAND闪存的存储单元技术大致分为浮栅(FG)技术和电荷陷阱(CT)技术。FG技术存储单元有一个栅极(浮动栅极),它在单元晶体管的控制栅极和沟道之间电浮动,通过向浮动栅极注入电荷(改变单元晶体管的阈值)来写入数据。

此前的2D NAND闪存所使用主流技术正是FG技术,不过随着NAND闪存技术从2D走向3D,除了英特尔-美光联盟外,各大厂商都放弃了FG技术,转而采用CT技术,如上文中提到的三星。采用CT技术的主要原因是CT技术在制造通孔存储器时比FG技术简单。而FG 技术因其卓越的数据保留特性、高温特性和优于CT技术的可控性而受到高度评价。

英特尔-美光联盟开发的3D NAND闪存技术共有三代,第一代是结合了32层内存通孔和TLC(3bit/cell)型多级内存的硅die,内存容量为384Gbit。第二代全面引入了CuA技术,将层数增加一倍至64 层(2个32 层堆叠)的硅芯片,并与 TLC 和 QLC(4 bit/cell)多级存储器技术相结合实现了商业化。第三代达到96层(2个48 层堆叠),存储容量与二代持平,硅面积减少至76%左右。

Intel-Micron联盟的3D NAND闪存技术

(图源:pc.watch)

Intel 第四代的144层转向自研,该NAND string首次在source和bitline之间由三层(upper deck,middle deck,lower deck和48L)组成,并为TLC和QLC设备保留了FG CuA结构。每个deck都可以分配给 QLC 或 SLC 块的任意组合,以充分受益于英特尔在存储系统中的新的block-by-deck概念。

不过英特尔已经退出了3D NAND市场,以90亿美元的价格将该业务出售给了SK海力士。

架构三:BiCS,代表厂商:铠侠/WD/SK海力士

铠侠(Kioxia)和西部数据(WD)正在联合开发名为 BiCS Flash的3D NAND。铠侠的前身是东芝,如开头所述,东芝是世界上第一个发明闪存(1987年)并且提出3D NAND技术的公司。早在Kioxia还是东芝的时候,就与SanDisk建立了闪存合作伙伴关系,后来西部数据收购了SanDisk,东芝成为了Kioxia,两家便成立了合资企业Flash Ventures(FV),成为合作伙伴。FV由WD / Kioxia各拥有50/50的份额,晶圆产能也被分成50/50的份额。

KIOXIA于2007年在学术会议上提出了BiCS FLASH™“批处理技术”的概念。据铠侠对BiCS FLASH™“批处理技术”的解释是:在BiCS FLASH™中,有一个板状电极作为控制栅(下图中的绿色板)和绝缘体交替堆叠,然后垂直于表面同时打开(冲孔)大量的孔。接下来,在板状电极中打开的孔的内部部分填充(堵塞)电荷存储膜(粉红色部分)和柱状电极(灰色部分为柱状结构)。在此条件下,板状电极与柱状电极的交点为一个存储单元。在BiCS FLASH™存储单元中,电子在穿过柱中心的电极(灰色结构)和电荷存储膜(粉红色)之间交换。这样,存储单元不是一层一层地堆叠起来,而是先堆叠板状电极,然后在它们之间开一个孔,连接电极,这样就形成了所有层的存储单元一次性降低制造成本。

BiCs的基本流程

(图源:铠侠)

2015年铠侠&西部数据推出了48层BiCS 3D NAND ,2017年为64层,2018年为96层,2020年达到112层。2021年,铠侠和西部数据宣布了他们的第六代 BiCS 3D NAND 技术,该技术有162层,这也是采用CuA概念的第一款产品。西部数据透露的路线图中显示,下一代“BiCS+”将在2023 年底推出,层数应增加到200多个。

西部数据的NAND发展路线图

(图源:西部数据)

作为全球最主要的NAND闪存公司之一,SK海力士是最后一家开发3D NAND闪存技术的公司。据Tech insights的分析,从2015年到2019年,SK Hynix陆续开发了四种类型的存储单元阵列:2015年至2016年开发的首个存储单元阵列采用类似于Kioxia开发的称为“ SP-BiCS”的单元阵列“ P-BiCS”的结构,似乎是32层;2017年其又开发了存储单元阵列的改进版本—“ DP-BiCS Gen1”,估计为48层;2018年,SK海力士开发了一种名为“ DP-BiCS Gen2”的存储单元阵列,该阵列具有将存储堆栈分为两个“层”(也称为“甲板”)的结构,估计为72层。

SK海力士的3D NAND架构发展

(图源:Tech insights)

架构四:4D PUC,代表厂商:SK海力士

2018年11月,从第四代96层3D NAND开始,SK海力士推出了新的命名法——4D PUC(Periphery Under Cell),PUC是一种将外围电路重新定位到电池底部的技术,如下图所示。尽管有这个名字,该公司并没有在四维空间中创建产品,“4”这个数字所代表的其实是一种先进性(而不是指进入第四维度)。它是3D架构变体的商品名,首批所谓的4D NAND设备提升了CTF(电荷撷取闪存)NAND阵列下的外围电路,从而在芯片上节省更多空间,并进一步降低生产成本。按照SK海力士的说法,与3D相比,4D 产品单位单元面积更小,生产效率更高。

SK海力士对4D NAND的解释

(图源:SK海力士)

98层之后,SK海力士陆续开发出128层、176层3D NAND。2022年8月,SK海力士宣布已开发出世界最高238层4D NAND闪存,也是尺寸最小的NAND,预计2023年上半年开始量产。SK 海力士目前的4D NAND技术现已被公认为行业标准。

PUC架构使得4D NAND允许在固定区域内实现高密度,减小了芯片尺寸,但缺点是堆叠技术可能在未来达到极限。SK海力士计划以多站点电池(MSC)为核心来克服这一障碍,通过微制造将现有电池分成两个较小的电池来存储数据,减少电池堆叠的数量,同时水平扩展电池密度,这也是SK海力士 4D 2.0的技术概念的核心要素之一。

架构五:Xtacking,代表厂商:长江存储

3D闪存中除了存储阵列之外这些外围电路会占据相当大的芯片面积,可以看出,上述这些存储厂商所采用的架构大多是是将外围电路放到存储单元下方。而长江存储所采取的是与其他公司完全不同的方法——Xtacking。

Xtacking技术是把存储阵列和外围电路分开来做,分别在两个独立晶圆上加工,虽然NAND闪存不适合用更先进的制程来加工,但是外围的电路却可以。两部分选用合适的工艺节点完成后,完成的内存阵列晶圆通过数十亿个垂直互连通道(VIAs)连接到外围晶圆。如下图所示,将外围电路位于内存之上,然后通过铜混合键合技术堆叠并连接它们,可实现更高的位密度。但是这种粘合技术仍然很昂贵。

图源:长江存储

总结

迄今为止,主流的3D NAND架构大抵有以上这五种:V-NAND、BiCS、CuA(COP)、4D PUC和Xtacking。然而就像盖高楼大厦一样,简单的堆层数不是最终目的,高楼不仅要高,还要保证可以通过安全高效的电梯轻松抵达,即每个存储芯片内部的V-NAND能否以更快、更高效、更省电的方式继续上升?这就非常考验各家的本领。随着NAND技术的进步,局限性也将浮出水面。

目前我们能买到的PCIe 40 SSD有哪些?

在今年五月份举行的台北电脑展上,群联携手 AMD,共同宣布PCIe 4.0 应用时代来临,共组新世代效能应用 PC 平台及产业生态圈,目前AMD旗下支持PCIe 4.0的第三代处理器和X570系列主板已经全面开售,这也意味着PCIe 4.0正式进入实用阶段。

PCIe规范全称为PCI-Express规范,其由PCI-SIG组织进行制定,组建于1992年,目前成员有包括英特尔、AMD、NVIDIA、惠普、戴尔、高通、联想、IBM等科技企业,目前的硬件主流标准是PCIe 3.0,信号速率提升至8GT/s,而且编码方式也改成了更高效的128b/130b模式,因此单通道单向带宽依然实现了接近翻倍的提升,16通道双向带宽高达31.5GB/s。

PCIe 4.0能有多快?

现行的PCIe 3.0规范,信号速率为8GT/s,编码方式是128b/130b模式,即每传输128个Bit,需要发送130个Bit。那么,PCIe 3.0协议的每一条Lane支持 8 * 128 / 130 = 7.877 Gbps = 984.6 MB/s 的速率,一条PCIe 3.0 x16的通道,x16的可用带宽为 7.877*16 = 126.031 Gbps = 15.754 GB/s,双向带宽高达31.5GB/s。

PS5016-E16

而PCIe 4.0,则是将这个带宽再翻一倍。带宽越大,能够瞬间传输的数据也就越多,这意味着新的芯片Lane4条就可以达到8条甚至16条的能力,所以NVMe 协议的 SSD才能做出容量更大,速度更快的产品。

而在台北展上,群联也发布了自家的 PS5016-E16 控制芯片 IC,这是群联目前的旗舰产品,也是消费应用市场上领先业界且唯一的 PCIe Gen4x4 NVMe SSD 控制芯片。采用 28nm 制程且搭载最新的 96 层 3D NAND 闪存以及第四 代的 LDPC 纠错引擎,群联 PS5016-E16 控制芯片最高效能达到 5GB/s,这也是目前SSD所能达到的最快速度了。

我们现在能买到PCIe 4.0 SSD吗?

2019年5月27日,影驰推出新一代旗舰级PCIe4.0 SSD, 影驰HOF Pro PCIe M.2,搭载群联全新主控PS5016-E16,强大的效能让其展现出令人惊叹的读写速度。E16是一款支持NVMe协议的8通道主控,基于28nm制程工艺打造,并且率先支持PCIe 4.0 x4,可提供业界领先的性能和能效,速度一秒破4G。

影驰HOF Pro PCIe M.2

凭借群联E16主控的加持,影驰HOF Pro PCIe M.2固态硬盘在性能表现上有着独特的优势,连续读写达到4800/4000MB/s,可以说是相当强悍了,即使对比刚刚发布不久的影驰HOF PCIe M.2,性能亦有非常显着的提升,为用户带来闪电般的程序启动速度,以及疾速的游戏加载体验。

作为PC硬件界的龙头,美商海盗船一直在新品技术的上占据了业界领先的位置,其也在群联主控首发后的第一时间带来了新一代PCIe 4.0 SSD MP600,在性能方面有了质的飞跃,最高读取速度可以达到将近5GB/s。

海盗船MP600

海盗船MP600基于群联PS5016-E16主控方案,采用 东芝的3D TLC闪存,为了兼顾美观和散热,MP600采用了巨大的散热片,可以说是外表刚硬,霸气十足,并且在内部附有散热贴,可见其除了性能以外的其它方面也是颇为用心。

除了以上两款以外,今天给大家带来的第三款PCIe 4.0 SSD来自技嘉,那它有什么独到之处呢?

技嘉PCIe 4.0 SSD同样采用了群联电子的PS5016-E16主控方案,28nm工艺制造,八个闪存通道,每通道支持32颗内存颗粒,走的是PCIe 4.0 x4系统总线,可提供8GB/s的充裕带宽,并支持NVMe 1.3,以及第四代LDPC纠错引擎、RAID ECC、损耗均衡等可靠性技术。

AORUS NVMe Gen4 SSD

颗粒方面是采用了东芝的BiSC4 96层堆叠3D TLC,连续读写速度达到了5.0GB/s、4.4GB/s,随机读写750K IOPS、700K IOPS,基本释放了群联E16主控的全部潜力,这样的速度可以说是非常能打了。

【ZOL客户端下载】看最新科技资讯,APP市场搜索“中关村在线”,客户端阅读体验更好。(7215250)

相关问答

NH3气体填料吸收塔课程设计处理量3000含NH37.5V%回收率 96 厂...

[最佳回答]可以找个换热器厂家帮助计算一下.

炼焦五大系数K3不合格的原因是什么?

将各种经过洗选的炼焦煤按一定比例配合后,在炼焦炉内进行高温干馏,可以得到焦炭和荒煤气.将荒煤气进行加工处理,可以得到多种化工产品和焦炉煤气.焦炭是炼铁的...

上海 工艺美术职业学院 怎么样?就业前景

[回答]毕业生中有不少已成为中国工艺美术界的知名专家和国家、上海市的工艺美术大师,如上海市工艺美术研究所所长、工艺美术杂志总编、老凤祥集团总工程师...

干燥酸浓多少为宜?-盖德问答-化工人互助问答社区

一般检测点都是上塔酸浓,一般控制在96%上下0.5左右,不能再低了。否则容易造成下塔酸浓过低,特别是春夏季马上来临,气温回升明显,空气湿度增大,下酸...

怎么样辨别无纺布墙纸的好坏啊? - Bi 96 dFNF 的回答 - 懂得

辨别无纺布墙纸技巧:1、摸手感纯纸墙纸与无纺布墙纸看着比较相似,但在手感方面它们有很大不同的,虽然看起来它们的质感不会有什么区别,但其实纯纸墙...

【如何计算压实度和标高】作业帮

[回答]公路路基施工技术规范6.2.5挖方路基施工标高,应考虑因压实的下沉量,其值应由试验确定.我觉得应该做.怎么做?一般情况下,表层的厚度都不能满足试验...

xt 96 蓝牙耳机评测?

xt96蓝牙耳机采用ABS材质和磨砂工艺。触摸控制区采用“人”字形三分区,弧度设计贴合指部;耳机背面有两颗明亮的金属触点;双麦设计,xt96蓝牙耳机采用的是轻奢...

ps5 pro 性能?

PS5Pro作为PS5的升级版,在性能方面有了显著的提升。首先,PS5Pro采用了与AMD合作深度定制的APU,基于台积电N4P工艺打造。在CPU方面,PS5Pro搭载了Zen2架构...

合成氨的煤耗是多少?-盖德问答-化工人互助问答社区

德士古和小造气炉烧的煤不同,一个是褐煤,一个是无烟煤,固定碳含量不同,含水量、挥发份等也不同,结果也不一样。这个煤耗不同厂家采用的煤种不同,不...

面料规格21.5453是什么意思?-全球纺织网纺织问答

[回答]雪纺布雪纺:强捻低弹涤纶丝织成。经、纬线一般均采用75D低弹涤纶丝加23捻/cm(2s、2z)。也有用100D强捻低弹丝作经线,氨纶和涤纶包芯丝作纬线的弹力...

 贾平凹 废都  亚伦 泰勒-约翰逊 
王经理: 180-0000-0000(微信同号)
10086@qq.com
北京海淀区西三旗街道国际大厦08A座
©2024  上海羊羽卓进出口贸易有限公司  版权所有.All Rights Reserved.  |  程序由Z-BlogPHP强力驱动
网站首页
电话咨询
微信号

QQ

在线咨询真诚为您提供专业解答服务

热线

188-0000-0000
专属服务热线

微信

二维码扫一扫微信交流
顶部