「收藏」Flash闪存颗粒和工艺知识深度解析
[收藏] Flash闪存颗粒和工艺知识深度解析
原创: Hardy 架构师技术联盟 5天前
Wafer即晶圆,是半导体组件“晶片”或“芯片”的基材,从沙子里面高温拉伸生长出来的高纯度硅晶体柱(Crystal Ingot)上切下来的圆形薄片称为“晶圆”。采用精密“光罩”通过感光制程得到所需的“光阻”,再对硅材进行精密的蚀刻凹槽,继续以金属真空蒸着制程,于是在各自独立的“晶粒”(Die)上完成其各种微型组件及微细线路。对晶圆背面则还需另行蒸着上黄金层,以做为晶粒固着(Die Attach) 于脚架上的用途。
以上流程称为Wafer Fabrication。早期在小集成电路时代,每一个6吋的晶圆上制作数以千计的晶粒,现在次微米线宽的大型VLSI,每一个8吋的晶圆上也只能完成一两百个大型芯片。我们NAND Flash的Wafer,目前主要采用8寸和12寸晶圆,一片晶圆上也只能做出一两百颗NAND Flash芯片来。
NAND Flash Wafer
Wafer的制造虽动辄投资数百亿,但却是所有电子工业的基础。晶圆的原始材料是硅,而地壳表面有用之不竭的二氧化硅。二氧化硅矿石经由电弧炉提炼,盐酸氯化,并经蒸馏后,制成了高纯度的多晶硅,其纯度高达99.99%以上。晶圆制造厂再将此多晶硅融解,再在融液里种入籽晶,然后将其慢慢拉出,以形成圆柱状的单晶硅晶棒,由于硅晶棒是由一颗晶面取向确定的籽晶在熔融态的硅原料中逐渐生成,此过程称为“长晶”。硅晶棒再经过切段,滚磨,切片,倒角,抛光,激光刻,封装后,即成为集成电路工厂的基本原料——硅晶圆片,这就是“晶圆”。
下图是NAND Flash生产简要流程:
Die 就是芯片未封装前的晶粒,是从硅晶圆(Wafer)上用激光切割而成的小片(Die)。每一个Die就是一个独立的功能芯片,它无数个晶体管电路组成,但最终将被作为一个单位而被封装起来成为我们常见的闪存颗粒,CPU等常见芯片。
什么是ink Die
在晶圆制造过程中,会对Wafer中的每个Die进行严格测试,通过测试的Die,就是Good Die,未通过测试的即为Ink Die。这个测试过程完成后,会出一张Mapping图,在Mapping里面会用颜色标记出不良的Die,故称Ink Die。
Flash芯片封装分类
目前NAND Flash封装方式多采取TSOP、FBGA与LGA等方式,由于受到终端电子产品转向轻薄短小的趋势影响,因而缩小体积与低成本的封装方式成为NAND Flash封装发展的主流趋势。
TSOP: (Thin smaller outline package )封装技术,为目前最广泛使用于NAND Flash的封装技术,首先先在芯片的周围做出引脚,采用SMT技术(表面安装技术)直接附着在PCB板的表面。TSOP封装时,寄生参数减小,因而适合高频的相关应用,操作方便,可靠性与成品率高,同时具有价格便宜等优点,因此于目前得到了极为广泛的应用。
BGA: (Ball Grid Array也称为锡球数组封装或锡脚封装体 )封装方式,主要应用于计算机的内存、主机板芯片组等大规模集成电路的封装领域,FBGA 封装技术的特点在于虽然导线数增多,但导线间距并不小,因而提升了组装良率,虽然功率增加,但FBGA能够大幅改善电热性能,使重量减少,信号传输顺利,提升了可靠性。
采用FBGA新技术封装的内存,可以使所有计算机中的内存在体积不变的情况下容量提升数倍,与TSOP相比,具有更小的体积与更好的散热性能,FBGA封装技术使每平方英寸的储存量有很大的提升,体积却只有TSOP封装的三分之一,与传统TSOP封装模式相比,FBGA封装方式有加快传输速度并提供有效的散热途径,FBGA封装除了具备极佳的电气性能与散热效果外,也提供内存极佳的稳定性与更多未来应用的扩充性。
LGA: (Land Grid Array ) 触点陈列封装,亦即在底面制作有数组状态坦电极触点的封装,装配时插入插座即可,现有227 触点(1.27mm中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速逻辑 LSI 电路,由于引线的阻电抗小,对高速LSI 相当适用的,但由于插座制作复杂,成本较高,普及率较低,但未来需求可望逐渐增加。
Flash芯片封装叠Die(Stack Die)
由于NAND Flash单颗Die的容量有限,为了实现更高的容量,需要在一个封装片内堆叠几个Die。在Wire Bond的时候,用金线互连。
目前单颗Die的容量最高的为Micron公司的MLC 4GB,目前最先进的堆叠技术可以叠8层,因此理论上MLC单颗封装片可以做到32GB。Micron公司计划在09年Q4推出此容量的封装片。
Flash芯片TSOP封装和BGA封装的内部结构
TSOP封装只需要一个引脚框架,把NAND FLASH Die的Pad打线(Wire Bond)连接到引进框架上面即可。封装技术简单,成本低。但其打线方式只能从两边打线,因此stack die就比较困难。
BGA封装与TSOP封装不同在于其采用了Substrate,用电路板来对引脚走线,因此可以进行四面打线,这样在进行叠die的时候,就变得更加容易操作。但成本会比TSOP要高。
Flash芯片封装的尺寸,一些封装方式尺寸比较:
NAND Flash出货有两种产品样式:
一种是Wafer,即晶圆出货,这种产品样式一般客户采购回去需要再测试和COB封装等,这种客户多为闪存卡大客户。
一种是封装片出货,NAND Flash目前最普遍采用的是48TSOP1的封装方式,现货市场均为TSOP的封装片。
NAND Flash按工艺可分为SLC与MLC
SLC英文全称(Single Level Cell)即单层式单元储存。SLC技术特点是在浮置闸极与源极之中的氧化薄膜更薄,在写入数据时通过对浮置闸极的电荷加电压,然后透过源极,即可将所储存的电荷消除,通过这样的方式,便可储存1个信息单元,这种技术能提供快速的程序编程与读取,不过此技术受限于Silicon efficiency的问题,必须要用较先进的流程强化技术,才能向上提升SLC制程技术。
MLC英文全称(Multi Level Cell)即多层式单元储存。Intel在1997年9月最先开发成功MLC,其作用是将两个单位的信息存入一个Floating Gate(闪存存储单元中存放电荷的部分),然后利用不同电位(Level)的电荷,通过内存储存的电压控制精准读写。MLC通过使用大量的电压等级,每一个单元储存两位数据,数据密度比较大。SLC架构是0和1两个值,而MLC架构可以一次储存4个以上的值。因此,MLC架构可以有比较高的储存密度。
TLC英文全称(Triple Level Cell)即一个单元可以存储单元可以存储3bit,因此需要8个等级的电位进行编码解码才能实现。其实TLC是属于MLC的一种。
SLC和MLC的基本特性表
Flash坏块的形成
NAND Flash的存储原理是,在写入(Program)的时候利用F-N隧道效应(Tunnel Injection隧道注入)的方法使浮栅充电,即注入电荷;在擦除(Erase)的时候也是是利用F-N隧道效应(Tunnel Release隧道释放)将浮栅上的电荷释放。
隧道注入和隧道释放的产生都需要十几伏的瞬间高电压条件,这对浮栅上下的氧化层会造成一定损伤,因此这样重复的操作(P/E Cycle)是有限的。SLC大概是100K次,MLC大概是10K次。达到读写寿命极限的时候存储单元就会出现失效,然后就会造成数据块擦除失效,以及写入失效,于是就会被标记起来,作为坏块,并将这个标记信息存放在Spare Area里面,后续操作这个Block时,需要Check一下这个信息。
Flash固有坏块
由于制造工艺的原因,通常普通的NAND FLASH从出厂开始就有坏块了,一般在2‰以下。一般芯片原厂都会在出厂时都会将坏块第一个page的spare area的第6个byte标记为不等于0xff的值。
NAND Flash的存储单元是有使用寿命的
NAND Flash的存储原理是,在写入(Program)的时候利用F-N隧道效应(Tunnel Injection隧道注入)的方法使浮栅充电,即注入电荷;在擦除(Erase)的时候也是是利用F-N隧道效应(Tunnel Release隧道释放)将浮栅上的电荷释放。隧道注入和隧道释放的产生都需要20V左右瞬间高电压条件,这对浮栅上下的氧化层会造成一定损伤,因此这样重复的操作(P/E Cycle)是有限的。SLC大概是100K次,MLC大概是10K次。
三星估算的SSD硬盘的寿命
如果每天对SSD写入4.8GB的数据,假设SSD总容量为16GB,那么,你至少需要3.34天才能对整个SSD的每个单元擦写一次;如果此SSD为擦写次数为100K的SLC单元,那么,你至少需要3.34×100K天才能使这个SSD完全失效;3.34×100K天=913年,因此16G的SSD可以使用913年 。那么,如果是MLC的话,也至少可以使用91.3年。
晶圆制程工艺发展历史
芯片制程工艺是指晶圆内部晶体管之间的连线间距。按技术述语来说,也就是指芯片上最基本功能单元门电路和门电路间连线的宽度。
主流厂商的晶圆制程工艺以及下一代制程工艺的情况,如下表。
芯片制造工艺在1995年以后,从0.5微米、0.35微米、0.25微米、0.18微米、0.15微米、0.13微米、90纳米、75纳米、65纳米一直发展到目前最新的34纳米。
一步步印证了摩尔定律的神奇。以90纳米制造工艺为例,此时门电路间的连线宽度为90纳米。我们知道,1微米相当于1/60头发丝大小,经过计算我们可以算出,0.045微米(45纳米)相当于1/1333头发丝大小。可别小看这1/1333头发丝大小,这微小的连线宽度决定了芯片的实际性能,芯片生产厂商为此不遗余力地减小晶体管间的连线宽度,以提高在单位面积上所集成的晶体管数量。采用34纳米制造工艺之后,与65纳米工艺相比,绝对不是简单地令连线宽度减少了31纳米,而是芯片制造工艺上的一个质的飞跃。
目前最先实现34nm工艺的是Intel和Micron联合投资的IM,此技术被最先应用在了NAND FLASH上面,可见NAND FLASH的制程工艺跳跃是所有IC中最快的。
晶圆技术的发展都是受生产力驱动,必须向更小的制程间距和更大的晶圆尺寸发展。制程从2.0um、0.5um、0.18um、90nm一直到目前的34nm,晶圆尺寸从最初的5英寸发展到目前的12英寸,每次更迭都是一次巨大的技术跳跃,凝聚了人类科技的结晶,也一次次印证了摩尔定律的神奇。
晶圆尺寸的大约每9年切换一次。而晶圆制程由最初的几年更迭一次,到目前的基本上每年都能更迭一次。
更多内容和“闪存技术、产品和发展趋势全面解析”全面的闪存技术电子书,请点击“了解更多”查阅。
长江存储128层TLC闪存拆解:存储密度高达848Gbmm²,远超三星等
去年4月,国产存储芯片厂商长江存储(YMTC)宣布其128层3D NAND 闪存研发成功。包括拥有业界最高单位面积存储密度,最高I/O传输速度和最高单颗NAND 闪存芯片容量的1.33Tb 128层QLC 3D NAND闪存,以及512Gb 128层TLC闪存。
近日,国外权威研究机构Tech Insights对长江存储的128层TLC 3D闪存进行了芯片级的拆解,发现其存储密度达到了目前业界最高的8.48 Gb/mm²,远高于三星、美光、SK海力士等一线NAND芯片大厂。
据介绍,Tech Insights拆解的是Asgard(阿斯加特)的PCIe4.0 NVMe1.4 AN4 1TB SSD,其内部采用的正是长江存储的128层TLC 3D NAND 闪存芯片,这也意味着长江存储128层TLC 3D NAND 闪存芯片已量产。该SSD硬盘的PCB上总共四颗256GB NAND闪存,单个封装内是4颗芯片,也就是说单颗芯片容量为512Gb。该NAND闪存的型号为YMN09TC1B1HC6C(日期代码:2021 9W)。
△长江存储512 Gb 128层3D TLC NAND 芯片的外观,型号为YMN09TC1B1HC6C
根据长江存储此前公布的数据显示,在传统3D NAND架构中,外围电路约占芯片面积的20~30%,这也使得芯片的存储密度大幅降低。而随着3D NAND技术堆叠到128层甚至更高,外围电路所占据的芯片面积或将达到50%以上。而Xtacking技术则是将外围电路置于存储单元之上,从而实现比传统3D NAND更高的存储密度。
所以,长江存储512Gb 128层Xtacking 2.0 TLC芯片同样也是采用了两个晶圆来集成3D NAND,因此拆解后可以找到两个die,一个用于NAND阵列的die,另一个用于CMOS外围电路的die。
△长江存储512 Gb 128层Xtacking 2.0 3D TLC NAND die标记 ( CDT1B)
△长江存储512 Gb 128层Xtacking 2.0 3D TLC NAND芯片COMS外围的die标记(CDT1A 或 CDT1B)
作为对比,上一代的64层 Xtacking 1.0架构的TLC NAND die标记为(Y01-08 BCT1B) 和 CMOS外围电路die 标记为(Y01A08 BCT1B)。
根据Tech Insights的实测,长江存储512Gb 128层Xtacking 2.0 TLC的die尺寸为60.42mm²,这也意味着其单位密度增加到了8.48 Gb/mm2, 比 256Gb 64层的Xtacking 1.0 die 高出了92% 。读取速度达到了7500 MB/s,写入速度也高达5500 MB/s。
△长江存储512Gb 128层Xtacking 2.0 TLC NAND的die平面图
CMOS外围电路die则集成了页缓冲器、列解码器、电荷泵、全局数据通路和电压发生器/选择器。
△长江存储512Gb 128层Xtacking 2.0 TLC NAND芯片的CMOS外围电路die平面图
Tech Insights称,长江存储128层Xtacking 2.0单元体系结构由两个通过层接口缓冲层连接的层组成,这与KIOXIA 112L BiCS 3D NAND结构的过程相同。单元大小、CSL间距和9孔VC布局与以前的64L Xtacking 1.0单元保持相同的设计和尺寸(水平/垂直方向间距)。门的总数为141(141T),包括用于TLC操作的选择器等。
△垂直方向的长江存储3D NAND单元结构,以及注释为32L(T-CAT带39T)、64L(Xtacking 1.0带73T)和128L(Xtacking 2.0带141T)的门的总数。
Tech Insights表示,长江存储128层Xtacking 2.0上层有72个钨闸门,下层有69个闸门。包括BEOL Al、NAND die和外围逻辑管芯在内的金属层总数为10,这意味着与64L Xtacking 1.0工艺集成相比,外围逻辑管芯中增加了两个铜金属层。通道VC孔高度增加一倍,为8.49µm。
△长江存储三代3D NAND的比较:Gen1(32L)、Gen2(64L,Xtacking 1.0)和Gen3(128L,Xtacking 2.0)。
与三星 (V-NAND)、美光 (CTF CuA) 和 SK海力士(4D PUC) 的现有128层512 Gb 3D TLC NAND 芯片的die尺寸相比,长江存储512Gb 128层Xtacking 2.0 TLC NAND芯片的die尺寸更小,单位密度最高。
长江存储128层TLC NAND die平面布置图和两层阵列结构与美光和SK海力士相同,但长江存储的每个字符串的选择器和虚拟WL数为13,小于美光和SK 海力士(两者均为147T)。由于长江存储所采用的Xtacking混合键合方法,使得其使用的金属层数量远高于其他产品。
△128层512 Gb 3D TLC NAND产品的比较,包括刚刚发布的YMTC 128L Xtacking 2.0 3D NAND。
从上面的对比数据来看,长江存储512Gb 128层Xtacking 2.0 TLC NAND芯片的单位存储密度达到了8.48b/mm²,远高于三星的6.91Gb/mm²、美光的7.76Gb/mm2、SK海力士的8.13Gb/mm²,达到了目前业界最高单位存储密度。
目前长江存储Xtacking 2.0架构的512Gb 128层TLC NAND芯片已量产。虽然三星、SK海力士、美光等厂商也在致力于开发176层3D NAND闪存芯片,但是他们目前最先进的量产产品还是128层。
作为一家成立仅数年的国产NAND Flash闪存芯片厂商,长江存储在国外巨头已领跑数十年的存储技术领域,能够在如此短的时间内追赶上来,并且取得技术上的领先,实属不易。
编辑:芯智讯-浪客剑 资料来源:Tech Insights
相关问答
FLASH 芯片 封装 是什么意思?FLASH这类型芯片封装,工艺主要是把FLASH晶圆固定在钢板框架上,然后通过打线把晶圆上的点连接到框架的PIN脚上,再对表面进行注胶。目前的最高的封闭技术能把四...
ak3918en 引脚定义?1AK3918EN是一款视频处理器的型号,其引脚定义和功能十分重要。2根据AK3918EN的数据手册,它共有98个引脚,包括电源引脚、时钟引脚、视频输入输出引脚、音频输...
重庆半导体芯片厂有几家?重庆万国半导体重庆万国半导体位于两江新区水土片区,项目于2016年由美国AOS、重庆战略性新兴产业股权投资基金和重庆两江新区战略性新兴产业股权投资基金共同...
hpm.2固态硬盘用什么颗粒?"HPM.2"不是一个通用的术语,我无法准确判断你的问题指的是什么。但是,如果你指的是"M.2"固态硬盘(M.2SSD),我可以给出一般情况下的回答。M...
深圳市晶存科技有限公司怎么样?018年,公司投资数千万元在福田保税区设立测试厂,大大提升了产品的质量和效率。公司的核心团队拥有15年以上的行业经验,始终聚焦存储核心技术,致力于为客户提...
flash 叠化名词解释?Flash是由macromedia公司推出的交互式矢量图和Web动画的标准,由Adobe公司收购。做Flash动画的人被称之为闪客。网页设计者使用Flash创作出既漂亮又可改变...
生产芯片的公司有哪些?半导体芯片主要有模拟芯片、数字芯片、存储器芯片、分立器件、传感器、光电子器件等六大类别,其中存储器芯片产值占比34%,数字芯片占比37%,模拟芯片占比12%。...
U盘 flash 存储芯片-ZOL问答U盘由USB端口、主控芯片、FLASH芯片、PCB底板和外壳封装等部分组成。它通过USB接口连接电脑,并且具有内置的存储功能。U盘的工作原理相对简单:USB端口负责传输...
stm32 封装 尺寸?系列:STM32芯体尺寸:32-位速度:72MHz连通性:CAN,I2C,IrDA,LIN,SPI,UART/USART,USB外围设备:DMA,电机控制PWM,PDR,POR,PVD,PWM...
UFS闪存是什么意思?对于eMMC,我们其实可以按照它名字的字面意思进行理解,实际上就是将Flash存储器和控制芯片封装到了一起。eMMC的起源要比UFS更早。如今的UFS2.0,理论带宽已经可...