资讯
HOME
资讯
正文内容
nand原理 致态TiPlus7100成功的奥义:长江存储晶栈Xtacking架构解析
发布时间 : 2024-11-24
作者 : 小编
访问数量 : 23
扫码分享至微信

致态TiPlus7100成功的奥义:长江存储晶栈Xtacking架构解析

今年秋季,Intel和AMD最新平台发售,固态硬盘也全面开启PCIe Gen4时代。11月 日国内存储品牌致态发布了重量级的PCIe Gen4新品致态TiPlus7100,该产品最大的亮点就是采用YMTC长江存储最新的晶栈?Xtacking?3.0架构NAND,最高连续读写性能达到了7000MB/s和6000MB/s,堪称是DRAMLess产品的绝地反击。

为何晶栈?Xtacking3.0?架构有如此亮眼的表现?在讨论Xtacking之前,我们先简单了解一下固态硬盘核心组件——NAND FLASH的内部结构。

01 从2D NAND到3D NAND

NAND的容量大小取决于晶圆上存储阵列Array中可存放最小存储单元Cell的数量。对于早期的Planar NAND平面NAND(也叫2D NAND)来说,为了进一步提升存储容量和降低成本,就需要更先进的制程工艺,但制程工艺越高,晶圆的氧化层越薄,性能和可靠性都会出现下降,因此3D NAND开始成为主流。

所谓3D NAND就是相对于Planar NAND而言的,在晶圆上采用多层堆叠设计,如果把Planar NAND比喻成平房,那么3D NAND就是高楼大厦,提升NAND的容量只需堆叠更多层数的Array,使得容量、性能和可靠性都得到了保证。目前的3D TLC NAND已经到达100层以上,单颗NAND更是实现了1TB的容量。

02 NAND的架构

虽然3D NAND的概念比较容易理解,但落实到生产层面就不是单纯的叠层这么简单,这就涉及到NAND架构的问题。从全球主流的全球主流存储厂商出品的NAND横截面图可知,三星、铠侠和西部数据采用常规的并列式架构,将控制数据读取、写入的外围CMOS线路放在Array下方,只是技术层面有所不同。

例如三星V-NAND系列NAND,采用一次性加工、内存孔(Memory Hole)HARC蚀刻技术,铠侠/西部数据BiCS NAND则采用两个48层堆叠。并列式架构的优势是加工难度相对较低,但对于晶圆蚀刻设备和技术有着较高的要求。

Intel/Micron以及SK海力士则另辟蹊径采用了CuA(CMOS under Array)架构,这是一种将CMOS线路放置在Array以下的加工方式,从而增大了Array的面积。CuA架构的优势是能扩大单个芯片的存储密度,但同样存在制造工艺难度较高的问题。

而YMTC长江存储采用的是独家的?Xtacking?3.0架构,将CMOS线路用一种不同于存储核心Array的晶圆制造而成,分别通过Bonding工艺进行贴合,在指甲盖大小的面积的晶圆上通过数十亿根金属通道,将CMOS和Array进行连接,合二为一。

03 长江存储Xtacking?架构解析

从原理看,YMTC长江存储的晶栈?Xtacking?架构是两片独立的晶圆上,分别加工外围电路和存储单元,在逻辑工艺上有着更多的自主选择性,从而让NAND获取更多的I/O通道、更高的接口速度,例如最新的晶栈?Xtacking?3.0架构NAND具备四闪存通道和高达2400MT/s的接口带宽,这也是致态TiPlus7100即使采用DRAMLess方案,也能实现7000MB/s和6000MB/s的核心要义。

3D NAND颗粒最重要的发展方向是存储密度的优化。在传统3D NAND架构中,外围CMOS电路约占芯片面积20~30%,而Xtacking?技术创新的将外围电路置于存储单元之上,从而实现比传统3D NAND更高的存储密度,芯片面积可减少约25%,同等面积基础上,Xtacking?架构能够提供更多的存储单元,成为长江存储旗下致态品牌固态硬盘足容量的保证。

除了容量、性能和成本,NAND颗粒的良品率和出货量也是市场竞争的重要一环。自Xtacking?2.0技术诞生以来,长江存储NAND的良品率大幅度跃升,充分满足长江存储自有存储产品和客户供货的需求。除此之外,Xtacking?工艺存储单元和外围CMOS线路独立加工的特性,可以实现并行和模组化的灵活生产,较于传统结构产品研发周期可缩短三个月,生产周期可缩短20%,使得长江存储NAND的出货量也得到大幅提升。

作为长江存储核心技术品牌,晶栈Xtacking?代表着长江存储在3D NAND存储技术领域的创新进取和卓越贡献。经过9年技术积累和4年技术验证,晶栈Xtacking?架构NAND不仅性能和可靠性均达到了国际水准,更拥有较高的存储密度和更灵活的开发周期,这也是致态品牌SSD产品成功的奥义所在。

(8088368)

3D NAND,可以怎么玩?

相信我们都有所体会,当我们在购买苹果手机时,不同的内存大小价格也差距很大,这个内存指得就是闪存(Flash),苹果是第一家利用闪存来存储数据的公司。闪存又包括NOR Flash和NAND Flash二种,不过NOR Flash的容量较小一般为1Mb-2Gb,而NAND Flash能提供极高的单元密度,可达到高存储密度,适用于大量数据的存储,因此也是主流的闪存技术。从2018年开始,全球大多数的智能手机都已开始使用3D NAND存储芯片,不仅是智能手机,3D NAND芯片在数据中心、云、服务器、SSD、PC等领域也非常受欢迎。

在3D NAND技术推出之前,NAND闪存均为2D平面形式。2D NAND架构的原理就像是在一个有限的平面上盖平房,平房的数量越多,容量也就越大。过往存储芯片厂商将平面NAND中的单元尺寸从120nm扩展到1xnm 节点,实现了100倍的容量。不过随着单元尺寸达到14纳米的物理极限,2D结构在扩展存储容量方面有着很大的局限性(当工艺尺寸达到一定阶段之后,闪存就很容易因为电子流失而丢失其中保存的数据)。

随着2D NAND的微缩达到极限,2007年东芝(现在的铠侠)提出了3D NAND结构的技术理念,3D NAND是行业的一个创新性方向。与减少每个节点单元尺寸的平面NAND不同,3D NAND使用更宽松的工艺,大约介于30 纳米到 50 纳米之间,它通过增加垂直层数来获得更大的存储容量。因此,我们也可以看到,目前主流的存储芯片制造商均在竞相通过增加3D NAND垂直门数,以此来提高存储密度。他们已经规划了下一代3D NAND产品,包括232层/238层,甚至更大到4xx层甚至8xx层。虽说都在盖楼,但是各家盖楼所采用的架构却有所不同。

3D闪存的概念图(图源:铠侠)

架构一:V-NAND,代表厂商:三星

2013年,三星率先推出了V-NAND闪存,其中的V代表Vertical,垂直的意思,这是一种通过垂直堆叠3D空间中的穿孔连接其单元层的解决方案。三星是世界上第一家开发和商业化3D内存解决方案的公司,也为存储器行业创造了全新的范例。

2013年,三星所开发的第一个 V-NAND闪存仅有24层,目前三星的V-NAND已经发展到第八代,它共有200多层。2022年11月7日,三星宣布已开始量产具有200层以上的第八代1 TB的3D NAND (V-NAND),并计划根据消费者需求将其推向市场。 而且三星的目标是到2030年实现1000层。V-NAND闪存不断发展,每一代新的V-NAND都带来了显着的性能提升,以及更低的功耗。

三星86 Gbit 32层第二代V-NAND的横截面

在此,值得一提的是,在V-NAND 128层以前,三星的V-NAND采用的是单层蚀刻技术,它通过圆柱形通道连接电池,能够一次堆叠超过100层,并通过10亿多个孔互连。除了其创新的结构,V-NAND还采用了电荷陷阱闪存 (CTF) 技术来消除单元间干扰。通过在电池中引入非导电的氮化硅层,CTF技术使V-NAND技术免受电荷泄漏和数据损坏的影响。凭借着这一超高纵横比 (UHAR) 孔蚀刻支持的单层技术,三星一直主导着128层的3D NAND。

但是单次刻蚀最多也就到128层,因此,在 128 层设备之外,许多竞争对手采用的都是双层方法,例如美光将两个88层的结构相互堆叠,从而形成一个176层的器件;英特尔的144L 3D QLC设计已经转向了3层堆栈:48 + 48 + 48层,这种方法更容易实施。层数越少,执行HAR蚀刻步骤就越容易。

到了第七代512Gb 176层的TLC芯片,三星开始采用COP(Cell-on-Periphery)结构,后续1Tb 238L TLC产品将是第二代COP TCAT V8 V-NAND。COP结构的存储单元阵列区域位于外围设备上方,但COP结构还是有部分外围设备仍位于单元外部,这意味着必须减少单元阵列以及单元阵列下方和旁边的外围区域,来减小芯片尺寸。

各家存储厂商3D NAND不同架构的比较

(图源:techinsights)

架构二:CuA,代表厂商:美光/英特尔

美光从第一代32层3D NAND就开始采用这种在芯片的外围逻辑上构建其3D NAND阵列的方法,美光将之称为是CuA(CMOS-under-array)。该架构为容量增长、密度、性能和成本改进提供了一种扩展方法。将NAND的位单元阵列堆叠成更多层,每平方毫米硅片提供更多bit,从而实现更高的密度和更低的每bit成本。

2022年7月下旬,美光宣布了其232层3D NAND,据美光称,此232层的3D NAND实现每平方毫米最高的TLC密度(14.6 Gb/mm2)。面密度比同类TLC产品高35%到100%。据美光的信息,该3D NAND设备分成六个平面(当今市场上的许多NAND设备只有两个平面,也有的前沿设计采用四个平面分区来通道命令和数据流),以实现更高的并行度,从而提高性能。在每个芯片的基础上,增加的并行性通过支持可以同时向 NAND 设备发出更多的读写命令,提高了顺序和随机访问的读写性能。就像高速公路一样,车道越多,拥堵越少,通过给定区域的交通流量就越大。目前美光的232 层 NAND已出货。

232层,2 stack CuA NAND

(图源:美光)

英特尔和美光此前研发了FG CuA 3D NAND,在此科普一下,NAND闪存的存储单元技术大致分为浮栅(FG)技术和电荷陷阱(CT)技术。FG技术存储单元有一个栅极(浮动栅极),它在单元晶体管的控制栅极和沟道之间电浮动,通过向浮动栅极注入电荷(改变单元晶体管的阈值)来写入数据。

此前的2D NAND闪存所使用主流技术正是FG技术,不过随着NAND闪存技术从2D走向3D,除了英特尔-美光联盟外,各大厂商都放弃了FG技术,转而采用CT技术,如上文中提到的三星。采用CT技术的主要原因是CT技术在制造通孔存储器时比FG技术简单。而FG 技术因其卓越的数据保留特性、高温特性和优于CT技术的可控性而受到高度评价。

英特尔-美光联盟开发的3D NAND闪存技术共有三代,第一代是结合了32层内存通孔和TLC(3bit/cell)型多级内存的硅die,内存容量为384Gbit。第二代全面引入了CuA技术,将层数增加一倍至64 层(2个32 层堆叠)的硅芯片,并与 TLC 和 QLC(4 bit/cell)多级存储器技术相结合实现了商业化。第三代达到96层(2个48 层堆叠),存储容量与二代持平,硅面积减少至76%左右。

Intel-Micron联盟的3D NAND闪存技术

(图源:pc.watch)

Intel 第四代的144层转向自研,该NAND string首次在source和bitline之间由三层(upper deck,middle deck,lower deck和48L)组成,并为TLC和QLC设备保留了FG CuA结构。每个deck都可以分配给 QLC 或 SLC 块的任意组合,以充分受益于英特尔在存储系统中的新的block-by-deck概念。

不过英特尔已经退出了3D NAND市场,以90亿美元的价格将该业务出售给了SK海力士。

架构三:BiCS,代表厂商:铠侠/WD/SK海力士

铠侠(Kioxia)和西部数据(WD)正在联合开发名为 BiCS Flash的3D NAND。铠侠的前身是东芝,如开头所述,东芝是世界上第一个发明闪存(1987年)并且提出3D NAND技术的公司。早在Kioxia还是东芝的时候,就与SanDisk建立了闪存合作伙伴关系,后来西部数据收购了SanDisk,东芝成为了Kioxia,两家便成立了合资企业Flash Ventures(FV),成为合作伙伴。FV由WD / Kioxia各拥有50/50的份额,晶圆产能也被分成50/50的份额。

KIOXIA于2007年在学术会议上提出了BiCS FLASH™“批处理技术”的概念。据铠侠对BiCS FLASH™“批处理技术”的解释是:在BiCS FLASH™中,有一个板状电极作为控制栅(下图中的绿色板)和绝缘体交替堆叠,然后垂直于表面同时打开(冲孔)大量的孔。接下来,在板状电极中打开的孔的内部部分填充(堵塞)电荷存储膜(粉红色部分)和柱状电极(灰色部分为柱状结构)。在此条件下,板状电极与柱状电极的交点为一个存储单元。在BiCS FLASH™存储单元中,电子在穿过柱中心的电极(灰色结构)和电荷存储膜(粉红色)之间交换。这样,存储单元不是一层一层地堆叠起来,而是先堆叠板状电极,然后在它们之间开一个孔,连接电极,这样就形成了所有层的存储单元一次性降低制造成本。

BiCs的基本流程

(图源:铠侠)

2015年铠侠&西部数据推出了48层BiCS 3D NAND ,2017年为64层,2018年为96层,2020年达到112层。2021年,铠侠和西部数据宣布了他们的第六代 BiCS 3D NAND 技术,该技术有162层,这也是采用CuA概念的第一款产品。西部数据透露的路线图中显示,下一代“BiCS+”将在2023 年底推出,层数应增加到200多个。

西部数据的NAND发展路线图

(图源:西部数据)

作为全球最主要的NAND闪存公司之一,SK海力士是最后一家开发3D NAND闪存技术的公司。据Tech insights的分析,从2015年到2019年,SK Hynix陆续开发了四种类型的存储单元阵列:2015年至2016年开发的首个存储单元阵列采用类似于Kioxia开发的称为“ SP-BiCS”的单元阵列“ P-BiCS”的结构,似乎是32层;2017年其又开发了存储单元阵列的改进版本—“ DP-BiCS Gen1”,估计为48层;2018年,SK海力士开发了一种名为“ DP-BiCS Gen2”的存储单元阵列,该阵列具有将存储堆栈分为两个“层”(也称为“甲板”)的结构,估计为72层。

SK海力士的3D NAND架构发展

(图源:Tech insights)

架构四:4D PUC,代表厂商:SK海力士

2018年11月,从第四代96层3D NAND开始,SK海力士推出了新的命名法——4D PUC(Periphery Under Cell),PUC是一种将外围电路重新定位到电池底部的技术,如下图所示。尽管有这个名字,该公司并没有在四维空间中创建产品,“4”这个数字所代表的其实是一种先进性(而不是指进入第四维度)。它是3D架构变体的商品名,首批所谓的4D NAND设备提升了CTF(电荷撷取闪存)NAND阵列下的外围电路,从而在芯片上节省更多空间,并进一步降低生产成本。按照SK海力士的说法,与3D相比,4D 产品单位单元面积更小,生产效率更高。

SK海力士对4D NAND的解释

(图源:SK海力士)

98层之后,SK海力士陆续开发出128层、176层3D NAND。2022年8月,SK海力士宣布已开发出世界最高238层4D NAND闪存,也是尺寸最小的NAND,预计2023年上半年开始量产。SK 海力士目前的4D NAND技术现已被公认为行业标准。

PUC架构使得4D NAND允许在固定区域内实现高密度,减小了芯片尺寸,但缺点是堆叠技术可能在未来达到极限。SK海力士计划以多站点电池(MSC)为核心来克服这一障碍,通过微制造将现有电池分成两个较小的电池来存储数据,减少电池堆叠的数量,同时水平扩展电池密度,这也是SK海力士 4D 2.0的技术概念的核心要素之一。

架构五:Xtacking,代表厂商:长江存储

3D闪存中除了存储阵列之外这些外围电路会占据相当大的芯片面积,可以看出,上述这些存储厂商所采用的架构大多是是将外围电路放到存储单元下方。而长江存储所采取的是与其他公司完全不同的方法——Xtacking。

Xtacking技术是把存储阵列和外围电路分开来做,分别在两个独立晶圆上加工,虽然NAND闪存不适合用更先进的制程来加工,但是外围的电路却可以。两部分选用合适的工艺节点完成后,完成的内存阵列晶圆通过数十亿个垂直互连通道(VIAs)连接到外围晶圆。如下图所示,将外围电路位于内存之上,然后通过铜混合键合技术堆叠并连接它们,可实现更高的位密度。但是这种粘合技术仍然很昂贵。

图源:长江存储

总结

迄今为止,主流的3D NAND架构大抵有以上这五种:V-NAND、BiCS、CuA(COP)、4D PUC和Xtacking。然而就像盖高楼大厦一样,简单的堆层数不是最终目的,高楼不仅要高,还要保证可以通过安全高效的电梯轻松抵达,即每个存储芯片内部的V-NAND能否以更快、更高效、更省电的方式继续上升?这就非常考验各家的本领。随着NAND技术的进步,局限性也将浮出水面。

相关问答

【请问, and 在美式发音里连读或者快读的时候到底发什么音?听c...

[最佳回答]and在连读时发音为"ən",这是在句中弱化了的缘故.与后连读时用"n"与后连读.类似如:http://zhidao.baidu.com/question/36...

inand是什么文件?

inand是一个文件系统的缩写,全称为"InternalNANDFlashDisk",意为内部NAND闪存磁盘。它是一种用于嵌入式系统中的存储设备,通常用于存储操作系统、应用...

and 的缩写形式教教我吧!helpme!】作业帮

[最佳回答]就是N(外贸用语中都这么写)

and 的强读形式和弱读形式造句?

你用and表示并列的时候,就要弱读,因为强调的是前后两者~比如~buyeggsandpotatoes~~中间的and发音成n就可以了~但是当你要强调后面的内容,表示“还有。。...

and 和on有什么区别,我以前知道,忘了_作业帮

[最佳回答]on英[ɒn]美[ɑn,ɔn]prep.(表示方向)向;(表示对象)对;(表示位置)在…上;(表示时间)...adv.(放,穿,连接)上;向前,(继续)下去adj.活动着的情况,...

nand flash与ram大小区别?

另一种称为动态RAM(DynamicRAM/DRAM),DRAM保留数据的时间很短,速度也比SRAM慢,不过它还是比任何的ROM都要快,但从价格上来说DRAM相比SRAM要便宜很多,计算...

Thereisa“u”andan“ n ”intheword“run”.问什么用a来修饰...

[最佳回答]冠词a和an的区别在于修饰的词的音标里的第一个音是元音还是辅音,这并不代表原因字母就一定要anu的音标[ju:]显然第一个[j]是辅音,所以用a而n音标[en...

内存卡的工作 原理 是什么?

浮动栅用于贮存电子,表面被一层硅氧化物绝缘体所包覆,并通过电容与控制栅相耦合。当负电子在控制栅的作用下被注入到浮动栅中时,NAND单晶体管的存储状态就由1...

every+nandevery+ n 做主语是单数还是复数说说理由,别瞎说_作业帮

[最佳回答]单数every(each/no...)+n(单数)+and+every(each/no...)+n(单数)做主语,谓语动词用单数.eg:eachminuteandeachsecondis...

and 怎么读_作业帮

[最佳回答]and英[ənd]美[ənd,ən,ænd]conj.和,与;而且;于是,然后;因此[例句]Andchinawasn'ttalking."而且,中方对此讳莫如深.”...

 孙秀青  四月一日君 
王经理: 180-0000-0000(微信同号)
10086@qq.com
北京海淀区西三旗街道国际大厦08A座
©2024  上海羊羽卓进出口贸易有限公司  版权所有.All Rights Reserved.  |  程序由Z-BlogPHP强力驱动
网站首页
电话咨询
微信号

QQ

在线咨询真诚为您提供专业解答服务

热线

188-0000-0000
专属服务热线

微信

二维码扫一扫微信交流
顶部