「收藏」Flash闪存颗粒和工艺知识深度解析
[收藏] Flash闪存颗粒和工艺知识深度解析
原创: Hardy 架构师技术联盟 5天前
Wafer即晶圆,是半导体组件“晶片”或“芯片”的基材,从沙子里面高温拉伸生长出来的高纯度硅晶体柱(Crystal Ingot)上切下来的圆形薄片称为“晶圆”。采用精密“光罩”通过感光制程得到所需的“光阻”,再对硅材进行精密的蚀刻凹槽,继续以金属真空蒸着制程,于是在各自独立的“晶粒”(Die)上完成其各种微型组件及微细线路。对晶圆背面则还需另行蒸着上黄金层,以做为晶粒固着(Die Attach) 于脚架上的用途。
以上流程称为Wafer Fabrication。早期在小集成电路时代,每一个6吋的晶圆上制作数以千计的晶粒,现在次微米线宽的大型VLSI,每一个8吋的晶圆上也只能完成一两百个大型芯片。我们NAND Flash的Wafer,目前主要采用8寸和12寸晶圆,一片晶圆上也只能做出一两百颗NAND Flash芯片来。
NAND Flash Wafer
Wafer的制造虽动辄投资数百亿,但却是所有电子工业的基础。晶圆的原始材料是硅,而地壳表面有用之不竭的二氧化硅。二氧化硅矿石经由电弧炉提炼,盐酸氯化,并经蒸馏后,制成了高纯度的多晶硅,其纯度高达99.99%以上。晶圆制造厂再将此多晶硅融解,再在融液里种入籽晶,然后将其慢慢拉出,以形成圆柱状的单晶硅晶棒,由于硅晶棒是由一颗晶面取向确定的籽晶在熔融态的硅原料中逐渐生成,此过程称为“长晶”。硅晶棒再经过切段,滚磨,切片,倒角,抛光,激光刻,封装后,即成为集成电路工厂的基本原料——硅晶圆片,这就是“晶圆”。
下图是NAND Flash生产简要流程:
Die 就是芯片未封装前的晶粒,是从硅晶圆(Wafer)上用激光切割而成的小片(Die)。每一个Die就是一个独立的功能芯片,它无数个晶体管电路组成,但最终将被作为一个单位而被封装起来成为我们常见的闪存颗粒,CPU等常见芯片。
什么是ink Die
在晶圆制造过程中,会对Wafer中的每个Die进行严格测试,通过测试的Die,就是Good Die,未通过测试的即为Ink Die。这个测试过程完成后,会出一张Mapping图,在Mapping里面会用颜色标记出不良的Die,故称Ink Die。
Flash芯片封装分类
目前NAND Flash封装方式多采取TSOP、FBGA与LGA等方式,由于受到终端电子产品转向轻薄短小的趋势影响,因而缩小体积与低成本的封装方式成为NAND Flash封装发展的主流趋势。
TSOP: (Thin smaller outline package )封装技术,为目前最广泛使用于NAND Flash的封装技术,首先先在芯片的周围做出引脚,采用SMT技术(表面安装技术)直接附着在PCB板的表面。TSOP封装时,寄生参数减小,因而适合高频的相关应用,操作方便,可靠性与成品率高,同时具有价格便宜等优点,因此于目前得到了极为广泛的应用。
BGA: (Ball Grid Array也称为锡球数组封装或锡脚封装体 )封装方式,主要应用于计算机的内存、主机板芯片组等大规模集成电路的封装领域,FBGA 封装技术的特点在于虽然导线数增多,但导线间距并不小,因而提升了组装良率,虽然功率增加,但FBGA能够大幅改善电热性能,使重量减少,信号传输顺利,提升了可靠性。
采用FBGA新技术封装的内存,可以使所有计算机中的内存在体积不变的情况下容量提升数倍,与TSOP相比,具有更小的体积与更好的散热性能,FBGA封装技术使每平方英寸的储存量有很大的提升,体积却只有TSOP封装的三分之一,与传统TSOP封装模式相比,FBGA封装方式有加快传输速度并提供有效的散热途径,FBGA封装除了具备极佳的电气性能与散热效果外,也提供内存极佳的稳定性与更多未来应用的扩充性。
LGA: (Land Grid Array ) 触点陈列封装,亦即在底面制作有数组状态坦电极触点的封装,装配时插入插座即可,现有227 触点(1.27mm中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速逻辑 LSI 电路,由于引线的阻电抗小,对高速LSI 相当适用的,但由于插座制作复杂,成本较高,普及率较低,但未来需求可望逐渐增加。
Flash芯片封装叠Die(Stack Die)
由于NAND Flash单颗Die的容量有限,为了实现更高的容量,需要在一个封装片内堆叠几个Die。在Wire Bond的时候,用金线互连。
目前单颗Die的容量最高的为Micron公司的MLC 4GB,目前最先进的堆叠技术可以叠8层,因此理论上MLC单颗封装片可以做到32GB。Micron公司计划在09年Q4推出此容量的封装片。
Flash芯片TSOP封装和BGA封装的内部结构
TSOP封装只需要一个引脚框架,把NAND FLASH Die的Pad打线(Wire Bond)连接到引进框架上面即可。封装技术简单,成本低。但其打线方式只能从两边打线,因此stack die就比较困难。
BGA封装与TSOP封装不同在于其采用了Substrate,用电路板来对引脚走线,因此可以进行四面打线,这样在进行叠die的时候,就变得更加容易操作。但成本会比TSOP要高。
Flash芯片封装的尺寸,一些封装方式尺寸比较:
NAND Flash出货有两种产品样式:
一种是Wafer,即晶圆出货,这种产品样式一般客户采购回去需要再测试和COB封装等,这种客户多为闪存卡大客户。
一种是封装片出货,NAND Flash目前最普遍采用的是48TSOP1的封装方式,现货市场均为TSOP的封装片。
NAND Flash按工艺可分为SLC与MLC
SLC英文全称(Single Level Cell)即单层式单元储存。SLC技术特点是在浮置闸极与源极之中的氧化薄膜更薄,在写入数据时通过对浮置闸极的电荷加电压,然后透过源极,即可将所储存的电荷消除,通过这样的方式,便可储存1个信息单元,这种技术能提供快速的程序编程与读取,不过此技术受限于Silicon efficiency的问题,必须要用较先进的流程强化技术,才能向上提升SLC制程技术。
MLC英文全称(Multi Level Cell)即多层式单元储存。Intel在1997年9月最先开发成功MLC,其作用是将两个单位的信息存入一个Floating Gate(闪存存储单元中存放电荷的部分),然后利用不同电位(Level)的电荷,通过内存储存的电压控制精准读写。MLC通过使用大量的电压等级,每一个单元储存两位数据,数据密度比较大。SLC架构是0和1两个值,而MLC架构可以一次储存4个以上的值。因此,MLC架构可以有比较高的储存密度。
TLC英文全称(Triple Level Cell)即一个单元可以存储单元可以存储3bit,因此需要8个等级的电位进行编码解码才能实现。其实TLC是属于MLC的一种。
SLC和MLC的基本特性表
Flash坏块的形成
NAND Flash的存储原理是,在写入(Program)的时候利用F-N隧道效应(Tunnel Injection隧道注入)的方法使浮栅充电,即注入电荷;在擦除(Erase)的时候也是是利用F-N隧道效应(Tunnel Release隧道释放)将浮栅上的电荷释放。
隧道注入和隧道释放的产生都需要十几伏的瞬间高电压条件,这对浮栅上下的氧化层会造成一定损伤,因此这样重复的操作(P/E Cycle)是有限的。SLC大概是100K次,MLC大概是10K次。达到读写寿命极限的时候存储单元就会出现失效,然后就会造成数据块擦除失效,以及写入失效,于是就会被标记起来,作为坏块,并将这个标记信息存放在Spare Area里面,后续操作这个Block时,需要Check一下这个信息。
Flash固有坏块
由于制造工艺的原因,通常普通的NAND FLASH从出厂开始就有坏块了,一般在2‰以下。一般芯片原厂都会在出厂时都会将坏块第一个page的spare area的第6个byte标记为不等于0xff的值。
NAND Flash的存储单元是有使用寿命的
NAND Flash的存储原理是,在写入(Program)的时候利用F-N隧道效应(Tunnel Injection隧道注入)的方法使浮栅充电,即注入电荷;在擦除(Erase)的时候也是是利用F-N隧道效应(Tunnel Release隧道释放)将浮栅上的电荷释放。隧道注入和隧道释放的产生都需要20V左右瞬间高电压条件,这对浮栅上下的氧化层会造成一定损伤,因此这样重复的操作(P/E Cycle)是有限的。SLC大概是100K次,MLC大概是10K次。
三星估算的SSD硬盘的寿命
如果每天对SSD写入4.8GB的数据,假设SSD总容量为16GB,那么,你至少需要3.34天才能对整个SSD的每个单元擦写一次;如果此SSD为擦写次数为100K的SLC单元,那么,你至少需要3.34×100K天才能使这个SSD完全失效;3.34×100K天=913年,因此16G的SSD可以使用913年 。那么,如果是MLC的话,也至少可以使用91.3年。
晶圆制程工艺发展历史
芯片制程工艺是指晶圆内部晶体管之间的连线间距。按技术述语来说,也就是指芯片上最基本功能单元门电路和门电路间连线的宽度。
主流厂商的晶圆制程工艺以及下一代制程工艺的情况,如下表。
芯片制造工艺在1995年以后,从0.5微米、0.35微米、0.25微米、0.18微米、0.15微米、0.13微米、90纳米、75纳米、65纳米一直发展到目前最新的34纳米。
一步步印证了摩尔定律的神奇。以90纳米制造工艺为例,此时门电路间的连线宽度为90纳米。我们知道,1微米相当于1/60头发丝大小,经过计算我们可以算出,0.045微米(45纳米)相当于1/1333头发丝大小。可别小看这1/1333头发丝大小,这微小的连线宽度决定了芯片的实际性能,芯片生产厂商为此不遗余力地减小晶体管间的连线宽度,以提高在单位面积上所集成的晶体管数量。采用34纳米制造工艺之后,与65纳米工艺相比,绝对不是简单地令连线宽度减少了31纳米,而是芯片制造工艺上的一个质的飞跃。
目前最先实现34nm工艺的是Intel和Micron联合投资的IM,此技术被最先应用在了NAND FLASH上面,可见NAND FLASH的制程工艺跳跃是所有IC中最快的。
晶圆技术的发展都是受生产力驱动,必须向更小的制程间距和更大的晶圆尺寸发展。制程从2.0um、0.5um、0.18um、90nm一直到目前的34nm,晶圆尺寸从最初的5英寸发展到目前的12英寸,每次更迭都是一次巨大的技术跳跃,凝聚了人类科技的结晶,也一次次印证了摩尔定律的神奇。
晶圆尺寸的大约每9年切换一次。而晶圆制程由最初的几年更迭一次,到目前的基本上每年都能更迭一次。
更多内容和“闪存技术、产品和发展趋势全面解析”全面的闪存技术电子书,请点击“了解更多”查阅。
芯片级解密YMTC NAND Xtacking 30技术
长江存储YMTC自从2016年成立以来,一直在吸引外界的关注。作为NAND国产厂商,被寄予厚望。在2018年FMS闪存峰会发布了Xtacking 1.0的NAND架构,凭借该技术荣获了“最具创新初创闪存企业”。
在2019年又发布了Xtacking 2.0的NAND架构。根据官网介绍,Xtacking 2.0进一步提升了闪存吞吐速率和提升系统级存储综合性能。
在2022年8月的FMS闪存峰会上,YMTC发布了基于Xtacking 3.0架构的X3-9070 TLC NAND。
2022年,对于YMTC长江存储也是一个惊心动魄的一年,先是有进入iphone14 NAND颗粒供应的振奋,后又有被M国限制的低落。根据YMTC的官网消息,NAND架构Xtacking 3.0现已上市。第一个使用Xtacking 3.0架构的产品是长江存储的消费级PCIe 4.0 SSD固态硬盘TiPlus 7100 。基于TLC NAND,PCIe Gen4x4,采用DRAM-less无缓存架构。NAND接口速率达到2400 MT/s,与上一代相比速度提高50%,支持HMB机制和SLC缓存。
YMTC NAND Xtacking 3.0被视为2022年最具颠覆性的技术之一。针对第一个使用NAND Xtacking 3.0的产品,TechInsights团队购买了512GB和1TB容量的TiPlus7100 SSD,并进行了详细的芯片分析,我们一起来看看,有没有惊喜的发现?下图是TiPlus7100 1TB包装图片。
针对1TB容量的TiPlus7100 SSD先来个正面照,看起来PCB有4个NAND die槽位,其中两个槽位是空闲的,间隔有两个512GB的NAND Die Package,主控来自联芸科技Maxio-Tech。
NAND Die采用132-pin BGA MCP封装,尺寸大小18.0 mm× 12.0 mm × 0.9 mm。
从颗粒丝印信息看到NAND Die封装日期是22年第37周,也即9月上旬。这个时间正好是在2022 FMS闪存峰会正式发布Xtacking 3.0架构的1个月之后。
每个NAND Die Package封装了8个CDT2A标记的NAND Die。CDT2A NAND Die拥有2x2 Plane的架构。与之前YMTC 128L NAND 1x4 Plane的布局不同。
TechInsights的分析显示,YMTC CDT2A芯片实际上还是YMTC 128L 3D NAND,总门数Gates为141, 而并非官网宣传的Xtacking 3.0架构 。
不知道是TechInsights获取到的TiPlus7100 SSD不是正规来源?还是不够幸运?
Xtacking技术到底是什么?有什么样的魅力,我们一起回顾下:
根据YMTC官网的介绍,与传统的单片晶圆CuA(CMOS Under Array)的结构不同,Xtacking技术是两个晶圆独立制造CMOS外围电路和NAND存储阵列,在通过金属互联通道VIAs完成两片晶圆的键合,最终成为一个整体。
从Xtacking 1.0到Xtacking 3.0中包含的主要变化点有哪些?
Xtacking 1.0使用晶圆到晶圆键合 ,相比传统3DNAND架构,Xtacking技术创新的将外围电路置于存储单元之上,从而实现比传统3D NAND更高的存储密度,芯片面积可减少约25%。同时利用存储单元和外围电路的独立加工优势,实现了并行的、模块化的产品设计及制造,产品开发时间可缩短三个月,生产周期可缩短20%。此外,这种模块化的方式也为引入NAND外围电路的创新功能以实现NAND闪存的定制化提供了可能。Xtacking 2.0使用NiSi替代WSi ,让CMOS外围电路有更好的器件性能,进一步提升闪存IO吞吐速率、也使得系统级存储的综合性能得到提升。Xtacking 3.0采用了存储单元晶圆的背面源连接 (BSSC,back side source connect), 好处是对工艺进行了简化,最终得到了降低成本的优势。根据2022年FMS上的介绍,基于Xtacking 3.0架构的NAND芯片X3-9070,采用了2x3的6 Planes架构。每个Plane在中央位置具有独立的X-DEC解码器,可以实现multi-plane独立异步操作,使得Xtacking 3.0的IO速率提升50%。与edge X-DEC相比,Center X-DEC设计将WL电容减少了一半,并降低了RC负载和RC延迟(tRC), 最终性能相较edge X-DEC得到15~20%的提升。
Xtacking 3.0架构,预计应该是232L NAND芯片出现,期待早日在市场看到Xtacking 3.0应用的大规模成品。
相关问答
【I'dliketolookatsometravel package stoYunnan.请问一下这句...[最佳回答]我要看看有哪些去云南的旅游配套.package在这里就是配套的意思啦~如果要说路线的话,就是I'dliketolookattheavailableroutestoYunnan...
助助,请问一下,这里的 package 如何理解?求回答,谢谢。_沪...这里package理解为中文的“套餐”,即电视上面一套可订阅的频道服务内容,句子翻译:Withmypackage,theyoffer3channelsofSpanishprogra...
pack package packet三个单词用法有什么区别?_沪江网校知识库~这三个词的区别如下:packn.包裹;[尤美]小盒,小包〔辨析〕指包在一起的东西,或一般为纸质的小盒。〔例证〕apackoftwoshirts两件一包...
pack与 package 有什么区别?packn.小包,包裹Thesoldiercarriedapackonhisback.这个军人背上背着一个小包。packagen.包;包袱;包裹;包装Largepackagesa...
andlightR& Bpresentedinawell-produced package .T. N .neve...[最佳回答]这段话读起来很主观(可能是个人用语习惯),我自己组织了一下语句,大意应该没有错,希望对LZ有帮助.以下为内容:一个乏善可陈的组合,在盛产当代R&B的年...
以pl开头的单词各五个[回答]p1padn.垫;本子vt.填塞2pabulumn.食物,精神食粮3pacen.(一)步(距离);步速4pacemakern.起搏点5pachydermn.厚皮动物,厚脸皮...
小惊喜的英文单词[回答]“惊喜”的英语单词为“surprise”;surprise;n.惊奇,诧异;突然袭击;vt.使惊奇;奇袭;adj.令人惊讶的;[过去式surprised过去分词surprised现.....
在N—MOSFET的DATASHEET上看到关于电流的描述中出现: package ...封装限制.由于器件的封装体积等关系,器件的散热性能及内部引线载流能力等等因素,限制了器件的工作电流.封装限制.由于器件的封装体积等关系,器件...
【英语翻译Withtheimprovementofpeople'slivingstandards,ma...[回答]随着人民生活水平的提高,许多人们可以负担的起在假日里远离住的地方去参观那些观光地.但是,人们根据各自的兴趣选择不同的旅行方式.有些人喜欢结伴...
软件用英语怎么说?软件的英文:softwaresoftware读法英[ˈsɒftweə(r)]美[ˈsɔːftwer]n.软件短语:computersoftware计算机软件;电脑软件;电...